::: 현지 판매자 상세이미지 및 번역정보 ::

??SN74GTLPH306 | GTLP 8 웨이 버스 트랜시버 LVTTL나중에 참조 가격에 대한 샘플 (TI의 공식 웹 사이트는 전문 기관이 전체 네트워크에만이 하나, 델타 소스 기술, 너무 변덕, 당신은 선택을받을 자격)친절한 알림 :이 테이블의 대부분을 나열 새로 개조 라인, 그리스, 가격이 훨씬 저렴을 그리는 것을 목표로, 우리 모두가 스펙트럼은 일반적으로 부동 일부 인기 모델에있을 것입니다 여기에서 정품 구입 가격에,이 알고 이 특히 사실, 부분 화가 재료 구매 적게 구입 가격, 우리 상호 이익이 우리가 물리적 저장,화물 운송, 저장, 상품, 노동, 그리고 우리가 질과 양을 보장 고정 비용을 많이 가지고 있음을 양해 해 주시기 바랍니다, 높은 아니라, 여러분의 지원을받을 수 있도록 노력하겠습니다 일반적인 개발)?수율 제품 모델 상태 온도 가격 (USD) 패키지 | 핀 패키지 번호 | 벡터 에이전트 주식 1K 수량 리드 타임74GTLPH306DGVRE4 ACTIVE -40 ~ 85 2.12 | 1000 개 TVSOP (DGV) | 24 2000 | LARGE TR 재고 1K 수량 리드 타임 : 재고SN74GTLPH306DGVR ACTIVE -40 ~ 85 2.12 | 1000 개 TVSOP (DGV) | 24 2000 |> 5K 1,000 개 수량 리드 타임 LARGE TR 객실 : 재고SN74GTLPH306DW ACTIVE -40 ~ 85 2.59 | 1000 개 SOIC (DW) | 24 25 | TUBE> 5K 1,000 개 수량 리드 타임 : 재고SN74GTLPH306DWR ACTIVE -40 ~ 85 2.12 | 1000 개 SOIC (DW) | 24 2000 | LARGE TR> 5K 1,000 개 수량 리드 타임 : 재고SN74GTLPH306PW ACTIVE -40 ~ 85 2.59 | 1000 개 T SSOP (PW) | 24 60 | TUBE> 5K 1,000 개 수량 리드 타임 : 재고SN74GTLPH306PWR ACTIVE -40 ~ 85 2.12 | 1000 개의 TSSOP (PW) | 24 2000 | LARGE TR> 5K 1,000 개 수량 리드 타임 : 재고Shenzhenshihui 원천 기술 홈페이지 ADI TI, 단지 새로운 수입 원래문제가 촬영 고객 서비스 컨설팅 전에 샘플의 작은 금액을 구입 칩 가격과 재고의 변동이있을 경우, 감사합니다Taobao의 요청에 따라, 전송 될 수있는 다른 모델을 찾을 필요가 있고, 제한된 수의 업로드. 당신은 내 옆에 모델을 제공 할 수 있습니다 기준 가격과 현물 설명과 같은 상황이 유형을 제공하기 위해 : 전체 네트워크를 델타 원천 기술 만이 하나, 설명 예약 된 불만의 해적 해적 가게를 폐쇄SN74GTLPH306는 LVTTL-GTLP-하고 GTLP 투 LVTTL 신호 레벨 변환 제공 매체 드라이브, 8 비트 버스 트랜시버이다.이 장치는 카드 운영 사이의 고속 인터페이스를 제공한다 ?후면 조작 GTLP의 감소 된 출력 스윙의 직접적인 결과이다 LVTTL 로직 레벨 GTLP 신호 레벨에서 동작하는 백플레인에서. 고속 (표준 LVTTL 또는 TTL보다 빠른 약 3 배) (<1 V) 감소 된 입력 임계 레벨, IMP 차동 입력, OEC ?? 회로, 및 TI-OPC ?? 회로 roved. 향상된 GTLP OEC 및 TI-OPC 회로 버스 정착 시간을 최소화하고 몇몇 백플레인 모델을 사용하여 설계 및 시험되었다. 매체 드라이브는 입사 파장 스위칭을 허용 난방 vily 19까지 해당하는 부하 임피던스와 백플레인을 장착.GTLP는 텍사스 인스트루먼트 (TI?)을 겨 누며 트랜시버 로직 (GTL) JEDEC 표준 JESD 8-3의 유도체이다. SN74GTLPH306의 교류 사양은을 원하면에서만 제공됩니다 D 높은 노이즈 마진 GTLP하지만 사용자는 GTL (VTT = 1.2 V 및 VREF = 0.8 V) 또는 GTLP (VTT = 1.5 V 및 VREF = 1 V) 신호 레벨들 중 하나에이 장치를 사용하는 유연성을 갖는다.통상, B 포트 GTLP 신호 레벨에서 동작한다. ㄱ 포트와 C를 조작부 입력 LVTTL 로직 레벨에서 작동하지만, 5-V 허용하고 TTL 및 5 V CMOS 입력과 호환된다. VREF는 B 포트 차동 입력 기준 전압이다.이 장치는 완전히 IOFF와를 사용하여 핫 삽입 응용 프로그램에 대한 지정 ?이 파워 다운 될 때 파워 업 -3- 상태. IOFF 회로 장치를 통해 유해한 전류 역류를 방지 출력 비활성화. 파워 업 3 상태 회로는 다운 파워 업 및 파워 동안에 하이 임피던스 상태에서의 출력을 배치 , ?어떤 드라이버 충돌을 방지 할 수 있습니다.이 GTLP 장치 적극적 오버 로우 - 하이 신호 전이 동안 잘못 종료 백플레인 편재 카드 또는 빈 슬롯에 의한 제한하며 TI-OPC 회로를 특징으로한다.이 향상 ?적절한 노이즈 마진을 허용 신호 무결성, 높은 주파수로 유지한다.액티브 버스 홀드 회로가 유효한 로직 상태로 구동되지 않는 또는 LVTTL 데이터 입력을 보유하고있다. 버스 홀드 회로와 풀업 또는 풀다운 저항기 사용 공예는 사용하지 않는 것이 좋습니다.VCC는 0 내지 1.5 V 사이 인 경우, 장치는, 입력이 연결되어야한다 (OE ) 출력 인 에이블 다운. 그러나, 1.5 V 이상으로 높은 임피던스 상태를 확인하기 위해 파워 업 또는 파워 동안에 하이 임피던스 상태에있을 VCC를 통해 풀업 저항, 저항의 최소 값은 드라이버 기능의 전류 싱크 기능에 의해 결정된다 : 전체 네트워크 델타 소스 기술 만이 하나가 예약 된 설명의 해적 해적, 불만이 가게를 마감했다.TI-OPC ?? 회로 제한 고르지로드 백플레인을 걸려OEC ?? 회로는 신호 Integr 향상 성만 및 전자기 간섭을 감소GTLP 신호 레벨 및 LVTTL 로직 레벨 간의 양방향 인터페이스LVTTL 인터페이스는 5-V 관대중간 드라이브 GTLP 출력 (50mA)LVTTL 출력 ( x9624의 mA / 24 mA)GTLP는 기동 시간 D 가을 분산 부하에서 최적의 데이터 전송 속도 및 신호 무결성에 대한 esignedIOFF와 파워 업 3 주 지원 핫 삽입A-포트 데이터 입력에 버스 대기래치 업 성능, 클래스 II JESD 78 100mA 당 초과ESD 보호 JESD 초과 (22)2000 V 인체 모델 (A114-A)200-V 기계 모델 (A115-A)1000 V 충전-장치 모델 (C101)OEC, TI 및 TI-OPC는 Texas Instruments의 상표입니다.
id=535591735820